SKY 대학생의 기록

고정 헤더 영역

글 제목

메뉴 레이어

SKY 대학생의 기록

메뉴 리스트

  • 홈
  • 태그
  • 방명록
  • 인사이트
    • 연애편
      • 여자사용설명서
      • 실전
    • 경제편
      • 경제기사
    • 군대편
    • Mac OS
    • Programing
      • Verilog(베릴로그)

검색 레이어

SKY 대학생의 기록

검색 영역

컨텐츠 검색

Programing/Verilog(베릴로그)

  • [Verilog(베릴로그)] Module : 1-bit Full Adder

    2023.10.21 by Jindo1

  • [Verilog(베릴로그)] 문법 #1 : Circuit의 Module 구현1️⃣

    2023.10.07 by Jindo1

[Verilog(베릴로그)] Module : 1-bit Full Adder

1. 1-bit Full Adder의 진리표(Truth table) 2. 1-bit Full Adder의 Block Diagram(회로도) Full Adder는 2개의 Half Adder로 구성되는데, 이를 회로로 표현하면 다음과 같다. 3. Verilog Code (1) Gate-level Modeling으로 구현했을 때 (2) Structure Modeling으로 구현했을 때 4. Testbench Code

Programing/Verilog(베릴로그) 2023. 10. 21. 14:29

[Verilog(베릴로그)] 문법 #1 : Circuit의 Module 구현1️⃣

Module - 하나의 하드웨어 블록(block)을 module로 정의할 수 있다. - 모듈 내에서 input / output 을 정의 - 모듈의 동작(작동방식) 정의 Verilog에서 module의 형태는 다음과 같습니다. 머리부에서는 모듈을 선언하고, 해당 모듈의 이름과 I/O port를 작성하면 되겠습니다. - 이때 모듈의 이름을 숫자로 하시면 오류가 발생하니 반드시 영문자로 하시길 바랍니다. - I/O port의 순서는 무관합니다. - ;(세미콜론) 반드시 작성해주세요. 선언부에서는 I/O port를 선언하고 reg, wire, parameter를 선언합니다. (reg, wire, parameter에 관한 설명은 추후에 작성하여 올리겠습니다) 몸체에서는 모듈의 동작을 정의합니다. (이때 여러 가지..

Programing/Verilog(베릴로그) 2023. 10. 7. 16:02

추가 정보

인기글

최신글

페이징

이전
1
다음
TISTORY
SKY 대학생의 기록 © Magazine Lab
페이스북 트위터 인스타그램 유투브 메일

티스토리툴바